您的位置: 首页 > 农业专利 > 详情页

AMPLIFIER CIRCUIT AND PULSE WAVE MEASUREMENT APPARATUS
专利权人:
PANASONIC IP MANAGEMENT CORP;パナソニックIPマネジメント株式会社
发明人:
OBATA KOJI,小畑 幸嗣,MATSUKAWA KAZUO,松川 和生
申请号:
JP2017015897
公开号:
JP2017216669A
申请日:
2017.01.31
申请国别(地区):
JP
年份:
2017
代理人:
摘要:
PROBLEM TO BE SOLVED: To provide an amplifier circuit that can be made to perform intermittent action to be capable of acting with lower power consumption than that of the prior art.SOLUTION: An amplifier circuit comprises: an input branch circuit 40 including a sampling capacitor 41 for performing sampling on input voltage to output first voltage in a first time period (φ1 is high and φ2 is low); an input branch circuit 30 including a sampling capacitor 31 for performing sampling on the input voltage to output second voltage in the first time period, an averaging capacitor 32 for averaging the second voltage to output third voltage in a second time period (φ2 is high and φ1 is low), and a subtraction capacitor 33 for receiving the third voltage in the first time period before subtracting the first voltage from the third voltage to output fourth voltage in the second time period; a feedback capacitor 22; and an operational amplifier 21 that is connected to the feedback capacitor and amplifies the fourth voltage. The first time period and the second time period are repeated alternately.SELECTED DRAWING: Figure 1【課題】間欠動作をさせることができ、従来技術に比較して小さい消費電力で動作できる増幅回路を提供する。【解決手段】第1の時間期間(φ1ハイ、かつ、φ2ロー)において入力電圧をサンプリングして第1電圧を出力するサンプリングキャパシタ41を含む入力枝回路40と、第1の時間期間において入力電圧をサンプリングして第2電圧を出力するサンプリングキャパシタ31と、第2の時間期間(φ2ハイ、かつ、φ1ロー)において第2電圧を平均化して第3電圧を出力する平均化キャパシタ32と、第1の時間期間において第3電圧を受電し、第2の時間期間において第3電圧から第1電圧を減算して第4電圧を出力する減算キャパシタ33とを含む入力枝回路30と、帰還キャパシタ22と、帰還キャパシタに接続され、第4電圧を増幅する演算増幅器21と、を備える。第1の時間期間及び前記第2の時間期間は、交互に繰り返される時間期間である。【選択図】図1
来源网站:
中国工程科技知识中心
来源网址:
http://www.ckcest.cn/home/

意 见 箱

匿名:登录

个人用户登录

找回密码

第三方账号登录

忘记密码

个人用户注册

必须为有效邮箱
6~16位数字与字母组合
6~16位数字与字母组合
请输入正确的手机号码

信息补充