Timing channel circuitry for controlling stimulation circuitry in an implantable stimulator is disclosed. The timing channel circuitry comprises a addressable memory. Data for the various phases of a desired pulse are stored in the memory using different numbers of words, including a command indicative of the number of words in the phase, a next address for the next phase stored in the memory, and a pulse width or duration of the current phase, control data for the stimulation circuitry, pulse amplitude, and electrode data. The command data is used to address through the words in the current phase via the address bus, which words are sent to a control register for the stimulation circuitry. After the duration of the pulse width for the current phase has passed, the stored next address is used to access the data for the next phase stored in the memory.La présente invention porte sur un circuit de canal de synchronisation qui permet de commander un circuit de stimulation dans un stimulateur pouvant être implanté. Le circuit de canal de synchronisation comporte une mémoire pouvant être adressée. Des données pour les différentes phases d'une impulsion voulue sont stockées dans la mémoire à l'aide de différents nombres de mots, y compris une commande indicatrice du nombre de mots dans la phase, une adresse suivante pour la phase suivante stockée dans la mémoire et une largeur ou une durée d'impulsion de la phase actuelle, des données de commande pour le circuit de stimulation, une amplitude d'impulsion et des données d'électrode. Les données de commande sont utilisées pour adresser, à travers les mots dans la phase actuelle par l'intermédiaire du bus d'adresse, les mots qui sont envoyés à un registre de commande pour le circuit de stimulation. Après que la durée de la largeur d'impulsion pour la phase de courant est passée, l'adresse suivante stockée est utilisée pour accéder aux données pour la phase suivante stockée dans la mémoire.