您的位置: 首页 > 农业专利 > 详情页

SYSTÈME D'ENDOSCOPIE ET DISPOSITIF DE TRAITEMENT.
专利权人:
オリンパス株式会社;OLYMPUS CORPORATION
发明人:
ADACHI Fumiyuki,安達美志
申请号:
JPJP2017/006179
公开号:
WO2018/025430A1
申请日:
2017.02.20
申请国别(地区):
JP
年份:
2018
代理人:
摘要:
In the present invention, an endoscope 2 includes: a cable 23 that has a first clock signal line 71a (59a) and a second clock signal line 71b (59b) installed therein; and differential clock signal reception units 58a, 58b for a clock to be supplied to an imaging element 21. A video processor 3 includes: a current detector 66 that is inserted into a VCCI/O for the differential clock signal reception units 58a, 58b; a differential signal output unit that converts clock signals into two differential clock signals which have inverted phase differences and outputs the two differential clock signals; and a FPGA 61 that determines a short circuit or open circuit in the first clock signal line 71a (59a) and the second clock signal line 71b (59b) on the basis of a current value detected by the current detector 66.Dans la présente invention, un endoscope 2 comprend : un câble 23 qui a une première ligne de signal d'horloge 71a (59a), et une seconde ligne de signal d'horloge 71b (59b), installé à l'intérieur de celui-ci; et des unités de réception de signal d'horloge différentiel 58a, 58b pour une horloge fournie à un élément d'imagerie 21. Un processeur vidéo 3 comprend : un détecteur de courant 66 qui est inséré dans un VCCI/O pour les unités 58a, 58b de réception du signal d'horloge différentiel; une sortie de signal différentiel qui convertit les signaux d'horloge en deux signaux d'horloge différentiels, qui ont des différences de phase inversées et émettent les deux signaux d'horloge différentiels; et un FPGA 61 qui détermine un circuit court ou un circuit ouvert dans la première ligne de signal d'horloge 71a (59a), et dans la seconde ligne de signal d'horloge (59b) sur la base d'une valeur de courant détectée par le détecteur de courant.内視鏡2は、第1クロック信号線71a(59a)と第2クロック信号線71b(59b)とを内設するケーブル23と、撮像素子21に供給するクロックの差動クロック信号受信部58a、58bと、を有し、ビデオプロセッサ3は、差動クロック信号受信部58a、58b用のVCCI/Oに挿入された電流検出器66と、位相差が互いに反転する2つ差動クロック信号に変換して出力する差動信号出力部と、電流検出器66において検出した電流値に基づいて、第1クロック信号線71a(59a)と第2クロック信号線7
来源网站:
中国工程科技知识中心
来源网址:
http://www.ckcest.cn/home/

意 见 箱

匿名:登录

个人用户登录

找回密码

第三方账号登录

忘记密码

个人用户注册

必须为有效邮箱
6~16位数字与字母组合
6~16位数字与字母组合
请输入正确的手机号码

信息补充