It is an object of the present invention to provide a single photon counting pixel detection circuit. This single photon counting pixel detection circuit is a photosensitive material layer and b) an array of n * m photodetection diodes disposed in the photosensitive material layer, and each of the photodetection diodes is diode output interfacing An array having a face, and C) an array of N x m read unit cells, one readout unit cell comprising an array for one photodetection diode d) said read unit cell is diode output An input interface connected to the interface, a high gain charge voltage amplification means, and a pixel counter connected to the output of the high gain voltage amplification means, D2, wherein the pixel counter is connected to a first number of nibble counters Each nibble counter has a separate number of bits, and a basic counter cell is provided for each bit, and the above described basicThe counter cell comprises a counting element, a switch, a temporary storage element, an output stage, the basic counter cell is cascaded, and E) the detection circuit further comprises a side shift register The side shift register reads the nibble counter in the low direction at a predetermined number of selected nibbles, and the data stored in the temporary storage element of the selected nibble countaster is transmitted as a current on the parallel bus Characterized by conversion to a digital level by a column bus receiver.本発明の目的は、シングルフォトンカウンティングピクセル検出回路を提供することにある。このシングルフォトンカウンティングピクセル検出回路は、a)感光性材料層と、b)前記感光性材料層に配置されたN×M個の光検出ダイオードのアレイであって、前記光検出ダイオードの各々は、ダイオード出力インタフェースを有するアレイと、c)N×M個の読出ユニットセルのアレイであって、1つの読出ユニットセルは1つの光検出ダイオード用であるアレイと、を具え、d)前記読出ユニットセルは、d1)前記ダイオード出力インタフェースに接続された入力インタフェースと、高利得電荷・電圧増幅手段と、前記高利得電圧増幅手段の出力に接続されたピクセルカウンタと、を具え、d2)前記ピクセルカウンタは、第1の数のニブルカウンタに分割され、各ニブルカウンタは、個別の数のビットを有し、各ビット用にベーシックカウンタセルが設けられ、前記ベーシックカウンタセルは、カウンティングエレメントと、スイッチと、一時記憶素子と、出力段と、を具え、前記ベーシックカウンタセルはカスケード接続されており、e)前記検出回路はサイドシフトレジスタをさらに具え、前記サイドシフトレジスタは、前記ニブルカウンタをロー方向に所定数の選択されたニブルローで読み出し、前記