您的位置: 首页 > 中文期刊论文 > 详情页

基于Sklansky结构的24位并行前缀加法器的设计与实现

作   者:
姚若河马廷俊苏少妍
作者机构:
华南理工大学电子与信息学院
关键词:
Sklansky结构并行思想并行前缀加法器优化延时
期刊名称:
现代电子技术
基金项目:
氧化物半导体薄膜晶体管的模型及参数提取方法研究
i s s n:
1004-373X
年卷期:
2015 年 21 期
页   码:
145-148
摘   要:
针对串行进位加法器存在的延时问题,采用一种基于Sklansky结构的并行前缀加法器,通过对并行前缀加法器各个模块进行优化,设计实现了一个24位并行前缀加法器。通过与24位串行进位加法器进行延时比较,结果表明,Sklansky并行前缀结构的加法器,能有效提高运算速度。
相关作者
载入中,请稍后...
相关机构
    载入中,请稍后...
应用推荐

意 见 箱

匿名:登录

个人用户登录

找回密码

第三方账号登录

忘记密码

个人用户注册

必须为有效邮箱
6~16位数字与字母组合
6~16位数字与字母组合
请输入正确的手机号码

信息补充