INDIANA UNIVERSITY RESEARCH AND TECHNOLOGY CORPORATION
发明人:
HIMEBAUGH, Bryce D.,MATTES, Gregory W.,YOSHIDA, Kenichi,BERTRAM, Michael J.
申请号:
USUS2016/031294
公开号:
WO2016/179533A1
申请日:
2016.05.06
申请国别(地区):
WO
年份:
2016
代理人:
摘要:
The present disclosure relates to sensor signal processing using an analog neural network. In an embodiment, a sensor signal processing system comprises: an analog neural network communicatively coupled to at least one sensor and a digital processor communicatively coupled to the analog neural network. The analog neural network is configured to receive a plurality of analog signals wherein the plurality of analog signals are associated with a plurality of sensor signals output by the at least one sensor. The analog neural network also determines an analog signal of the plurality of analog signals that is indicative of an event of interest and generates an activation signal to the digital processor in response to determining an analog signal is indicative of an event of interest. The digital processor is configured to receive the activation signal and transition to a higher-power state from a lower-power state in response to the activation signal.La présente invention concerne le traitement de signaux de capteur à laide dun réseau neuronal analogique. Dans un mode de réalisation, un système de traitement de signaux de capteur comprend : un réseau neuronal analogique couplé en communication à au moins un capteur et un processeur numérique couplé en communication au réseau neuronal analogique. Le réseau neuronal analogique est conçu pour recevoir une pluralité de signaux analogiques, la pluralité de signaux analogiques étant associée à une pluralité de signaux de capteur délivrés en sortie par le ou les capteurs. Le réseau neuronal analogique détermine également un signal analogique, parmi la pluralité de signaux analogiques, qui indique un événement dintérêt, et génère un signal dactivation du processeur numérique en réponse à la détermination du fait quun signal analogique indique un événement dintérêt. Le processeur numérique est conçu pour recevoir le signal dactivation et pour effectuer sa transition vers un état de puissance supérieure à partir dun état de puissa