SONY SEMICONDUCTOR SOLUTIONS CORP;ソニーセミコンダクタソリューションズ株式会社
发明人:
KAWASAKI RYOHEI,川崎 凌平
申请号:
JP2017004081
公开号:
JP2018113637A
申请日:
2017.01.13
申请国别(地区):
JP
年份:
2018
代理人:
摘要:
PROBLEM TO BE SOLVED: To ensure sufficiently a time width of a pule signal.SOLUTION: In an AD converter in a unit pixel, a pulse generation circuit feed-backs a delay signal obtained by delaying an output signal of a comparator to the comparator, and generates a pulse signal by calculating the output signal and the delay signal. A latch circuit latches the pulse signal generated by the pulse generation circuit. According to the disclosure, a solid state imaging device can be applied for, e.g., a laminated type and a back surface irradiation type solid state imaging device.SELECTED DRAWING: Figure 2【課題】パルス信号の時間幅を十分に確保することができる。【解決手段】単位画素毎のAD変換器において、パルス生成回路は、比較器の出力信号を遅延させた遅延信号を前記比較器に帰還させるとともに、前記出力信号と前記遅延信号とを演算してパルス信号を生成する。ラッチ回路は、前記パルス生成回路により生成されたパルス信号をラッチする。本開示は、例えば、積層型で、裏面照射型の固体撮像素子に適用することができる。【選択図】図2