A CDS circuit 31 for outputting a sampled image signal by sampling by the clamp pulse SHD feedthrough sampling pulse SHP, the imaging signal from CCD11a, the endoscope 2 controls the respective timings of sampling the SHD and SHP, I have the CPU36 to evaluate the imaging signal after sampling from the CDS circuit 31, and a flash memory 25 for storing the timing decision procedure information and timing information for each timing. Upon receiving the adjustment instruction for each timing of SHD and SHP, according to the evaluation result of the sampled image signal of the plurality based on the timing decision procedure information, obtained by varying the respective timing, CPU36 is in the flash memory 25 I rewrite the timing information.内視鏡2は、CCD11aからの撮像信号を、フィードスルーサンプリングパルスSHPとクランプパルスSHDによりサンプリングしてサンプリング後撮像信号を出力するCDS回路31と、SHPとSHDのサンプリングの各タイミングを制御し、CDS回路31からのサンプリング後撮像信号を評価するCPU36と、各タイミングのタイミング情報とタイミング決定手順情報を記憶するフラッシュメモリ25とを有する。CPU36は、SHPとSHDの各タイミングの調整指示を受信すると、タイミング決定手順情報に基づいて、各タイミングを変化させて得られた複数のサンプリング後撮像信号の評価結果に応じて、フラッシュメモリ25におけるタイミング情報を書き換える。