In some examples, a phase locked loop (PLL) circuit outputs a timing signal having a frequency and phase that is the same as a patient signal that is an input to the PLL circuit. The PLL circuit includes or is coupled to a storage circuit that stores information needed to cause the PLL circuit to maintain the frequency of the timing signal to the same frequency even after the patient signal is not available as an input.La présente invention concerne un dispositif médical comprenant un circuit configuré pour : recevoir un signal de patient indicateur d'un état du patient ; déterminer un signal de synchronisation ayant une fréquence basée sur le signal du patient ; et pendant une durée lorsque le signal du patient n'est pas reçu, émettre le signal de synchronisation ayant la même fréquence que la fréquence du signal de synchronisation déterminé en se basant sur le signal du patient, le dispositif comprenant également un générateur de stimulation électrique configuré pour administrer une thérapie en se basant sur le signal de synchronisation au cours d'au moins une partie de la durée lorsque le signal du patient n'est pas reçu. Dans certains exemples, un circuit en boucle à verrouillage de phases (PLL) produit un signal de synchronisation ayant une fréquence et une phase qui sont identiques à celles d'un signal d'un patient qui est une entrée au circuit PLL. Le circuit PLL comprend ou est couplé à un circuit de stockage qui stocke les informations nécessaires pour amener le circuit PLL à maintenir la fréquence du signal de synchronisation à la même fréquence, même après que le signal de patient ne soit plus disponible en tant qu'entrée.