您的位置:
首页
>
农业专利
>
详情页
一种Reed‑Muller逻辑电路功耗和面积优化方法
- 专利权人:
- 北京航空航天大学
- 发明人:
- 王翔,李明哲,何振学,王维克,周成,李林
- 申请号:
- CN201710024543.0
- 公开号:
- CN106874555A
- 申请日:
- 2017.01.11
- 申请国别(地区):
- 中国
- 年份:
- 2017
- 代理人:
- 王顺荣`唐爱华
- 摘要:
- 一种Reed‑Muller逻辑电路功耗和面积优化方法,具体步骤如下:1:实现布尔逻辑电路向RM逻辑电路的极性转换;2:进行自适应遗传算法产生新的子代种群;3:采用轮盘赌选择方式选出父代种群中的3/5优秀个体和子代种群中的3/5优秀个体组成中间种群;4:对中间种群进行自适应模拟退火处理;5:判断当前的进化代数是否到达最大进化代数,若是,输出最佳个体;否则,当前进化代数加1,执行步骤2到步骤5;通过以上步骤解决了RM逻辑电路最佳极性搜索问题,克服了原有方法收敛速度慢,容易早熟,陷入局部最优的缺点,增强了收敛性及鲁棒性,提高了最优解的质量,使得RM逻辑电路的优化效果更佳。
- 来源网站:
- 中国工程科技知识中心
- 来源网址:
- http://www.ckcest.cn/home/