In a sub beam former capable of controlling a plurality of capacitors (charge accumulation regions) of a delay circuit with a small number of signal lines, the maximum delay amount is limited depending on the number of capacitors. The ultrasonic probe comprises a plurality of transducers arranged two-dimensionally, a delay circuit connected to the plurality of transducers, and a probe mounted with a plurality of signal lines for setting the delay amount in the delay circuit And internal beamformer IC. The delay circuit delays the signal by a delay amount obtained by summing up the first delay amount and the second delay amount. The plurality of delay circuits are divided into a plurality of groups, and a first delay amount common to the delay circuits arranged in the same row and a second delay amount common to the delay circuits arranged in the same column are inputted as signals It is set by a line. The delay amount calculation unit calculates the first delay amount and the second delay amount so that the sum of the first delay amount and the second delay amount set in the delay circuit is equal to or less than the predetermined maximum delay amount.遅延回路の複数のキャパシタ(電荷蓄積領域)を少ない信号線数で制御することのできるサブビームフォーマでは、キャパシタの数に応じて最大遅延量に制限がある。 超音波探触子は、2次元に配列された複数の振動子と、複数の振動子にそれぞれ接続された遅延回路および遅延回路に遅延量を設定する複数の信号線が搭載された探触子内ビームフォーマICとを内蔵する。遅延回路は、それぞれ、第1遅延量と第2遅延量を合算した遅延量だけ信号を遅延させる。複数の遅延回路は、複数のグループに分けられ、同一の行に並んだ遅延回路には共通の第1遅延量が、同一の列に並んだ遅延回路に共通の第2遅延量が、それぞれ信号線によって設定される。遅延量演算部は、遅延回路に設定される第1遅延量および第2遅延量の合計が予め定めた最大遅延量以下になるように、第1遅延量および第2遅延量をそれぞれ算出する。